如何实现两块FPGA之间的通信总结

 5 E币 
成为会员,免费下载资料
文件大小:659.47 KB 上传者:☃╰牧╯👻⁶⁶⁶ 时间:2022-06-14 11:00:00 下载量:0
1、两块FPGA之间采用12根线连接,包括8根数据线,2根同步时钟线,2根使能信号线。 2、每块fpga的引脚配置为[3:0]rxd(接受数据),rxc(接受时钟),rxen(接受使能信号),[3:0]txd,txc,txen。 3、采用全双工通信。 4、同步时钟均采用锁相环产生时钟,在末尾有产生过程。 5、相互之间发送的数据为0~255,不过本程序没加上使能信号。 6、下面附上程序。
展开
折叠
1745
评论
共 0 个
内容存在敏感词
    易百纳技术社区暂无数据
相关资料
关于作者
易百纳技术社区
☃╰牧╯👻⁶⁶⁶
贡献资料 1
易百纳技术社区 我上传的资料
登录查看
我赚取的积分
登录查看
我赚取的收益
登录查看
上传资料 赚取积分兑换E币
易百纳技术社区
删除原因
广告/SPAM
恶意灌水
违规内容
文不对题
重复发帖
置顶时间设置
结束时间
举报反馈

举报类型

  • 内容涉黄/赌/毒
  • 内容侵权/抄袭
  • 政治相关
  • 涉嫌广告
  • 侮辱谩骂
  • 其他

详细说明

审核成功

发布时间设置
发布时间:
是否关联周任务-资料模块

审核失败

失败原因
备注
易百纳技术社区