4064
- 收藏
- 点赞
- 分享
- 举报
Hi3519AV100+LPDDR4调试问题求助
海思Hi3519AV100支持LPDDR4,32bit位宽。官方demo板采用的是容量1GB(8Gb)的镁光MT53B256M32D1NP,该芯片是2channel,1die,x16bit位宽(32bit总位宽)。
因容量不够,选用了同系列芯片的MT53B1024M32D4NQ,单芯片容量4GB(32Gb),2channel,4die,x8bit位宽(32bit总位宽)。
因板卡尺寸限制,官方demo板式8层,我的板子式12层板。但布局,层叠结构式参照demo板设计的。
目前调试遇到问题,采用demo板 的uboot表格,并编译出UBOOT文件。DDR初始化错误,导致不能下载UBOOT进板子。
请问有哪位大佬调试过MT53B256M32D1NP这颗LPDDR4片子吗?
主要疑惑如下:4die、2channel、2RANK、1个channel是x8bit位宽?x16bit位宽?
1024M32的架构到底式16bit位宽还是8bit位宽?如下图。
他将低8位和高8位分开,成了2个RANK的数据位。对数据的读取有影响吗?
下图是2die、2channel、2RANK、1channel是x16bit位宽的示意图。
我来回答
回答1个
时间排序
认可量排序
认可0
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2019-12-04 20:39:02
-
2020-11-09 16:24:36
-
2020-02-27 15:55:00
-
2021-06-02 14:43:22
-
2020-03-18 17:15:06
-
2019-12-05 16:50:20
-
2020-07-06 11:50:22
-
2019-10-07 20:19:34
-
2019-04-02 20:46:57
-
2019-12-25 17:49:22
-
2019-08-06 21:06:52
-
2019-01-10 11:55:42
-
2020-12-22 11:34:49
-
2019-08-26 14:34:12
-
2024-01-05 11:45:13
-
2019-12-02 16:18:46
-
2019-08-12 17:54:24
-
2020-03-31 11:04:59
-
2020-03-31 14:06:38
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
5Hi3516CV610 如何使用SD卡升级固件
-
5cat /dev/logmpp 报错 <3>[ vi] [func]:vi_send_frame_node [line]:99 [info]:vi pic queue is full!
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认