- 收藏
- 点赞
- 分享
- 举报
Hi3531DV200 芯片介绍 替代hi3531DV100
主要特点
处理器内核
ARM Cortex A53 四核@1.15GHz
− 32KB L1 I-Cache, 32KB L1 D-Cache
− 512KB L2 Cache
− 支持NEON/FPU
多协议视频编解码
H.265 Main Profile, Level 5.0 编码
H.265 Main Profile, Level 5.1 解码
H.264 Baseline/Main/High Profile, Level 5.1 编码
H.264 Baseline/Main/High Profile, Level 5.2 解码
MJPEG/JPEG Baseline 编解码
视频编解码处理
H.265/H.264&JPEG 多码流编解码性能:
− 8x1080p@30fps H.265/H.264编码+8xD1@30fps
H.265/H.264编码+8x1080p@30fps H.265/H.264解
码+8x1080p@2fps JPEG编码
− 16x1080p@15fps H.265/H.264编码+16xD1@30fps
H.265/H.264编码+16x1080p@15fps H.265/H.264解
码+16x1080p@2fps JPEG编码
− 16x4M@7.5fps H.265/H.264编码+16xD1@30fps
H.265/H.264编码+16x4M@7.5fps H.265/H.264解码
+16x4M@1fps JPEG编码
支持 CBR/VBR/AVBR/CVBR/FIXQP/QPMAP/QVBR
七种码率控制模式
输出码率最高 20Mbps
支持感兴趣区域( ROI)编码
支持彩转灰编码
SVP( Smart Vision Processing)
神经网络推理引擎( NNIE)
− 支持多种神经网络
− 1.2Tops运算性能
− 支持完整的API和工具链
− 支持人脸检测/识别、目标检测/跟踪等多种应用
智能视觉引擎( IVE)
− 支持目标跟踪
矩阵运算单元( MAU)
− 支持单精度/半精度浮点
− 支持特征向量比对
视频与图形处理
支持 de-interlace、 锐化、 3D 去噪、动态对比度增
强、 马赛克处理等前、后处理
支持视频、图形输出抗闪烁处理
支持视频 1/15~16x 缩放
支持图形 1/2~2x 缩放
支持 4 个遮挡区域
支持 8 个区域 OSD 叠加
视频接口
视频输入接口
− 支持8个MIPI D-PHY接口和1个BT.1120视频级联
接口− 每个MIPI接口支持:
4条lane,最高速率1.5Gbps
支持单路输入或2路复用/4路复用输入
可复用为1个8bit BT.656接口
− 每2个BT.656接口可组成1个16bit BT.1120接口
− BT.656和BT.1120均支持148.5MHz双沿采样
− 支持33个视频输入通道( 含1个视频级联通道)
− 支持16路在线视频缩放
− 支持同时输出原始图像和缩放后图像
− MIPI接口最大接入性能:
8路4K@30fps 或 16路4K@15fps
16路4M/5M@30fps
32路1080p@30fps
− 最大输出性能: 16路1080p@30fps(或相同数据量
的4M/5M/4K图像) + 1路4K@30fps(级联输入图
像)
视频输出接口
− 支持1个HDMI 2.0高清输出接口,最大输出
3840x2160@60fps
− 支持1个VGA高清输出接口,最大输出
2560x1600@60fps
− 支持1个BT.1120高清输出接口,最大可输出
3840x2160@30fps( 双沿采样)
− 支持1个CVBS标清输出接口, 支持PAL/NTSC制
式输出
− 支持2个独立高清输出通道( DHD0、 DHD1)
支持任意两个高清接口非同源显示
DHD0支持64画面分割
DHD1支持64画面分割
− 支持1个独立标清输出通道( DSD0)
− 支持1个PIP层,可与DHD0或DHD1叠加
− 支持2个GUI图形层, 支持ARGB1555、
ARGB4444或ARGB8888格式,分别用于DHD0和
DHD1
− 支持1个特殊图形层,支持CLUT2/CLUT4, 可绑
定DHD0、 DHD1或DSD0
− 支持1个硬件鼠标层,格式为ARGB1555、
ARGB4444、 ARGB8888可配置, 最大分辨率为
256x256
音频接口
3 个单向 I2S/PCM 接口
− 2个输入,支持20路复合输入
− 1个输出,支持双声道输出
网络接口
2 个千兆以太网接口
− 支持RGMII、 RMII两种接口模式
− 支持10/100Mbit/s半双工或全双工
− 支持1000Mbit/s全双工
− 支持TSO,降低CPU开销
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
-
2019-04-18 14:26:02
-
2021-05-21 11:30:08
-
2022-04-23 14:19:00
-
2023-02-11 10:39:52
-
2020-05-13 14:22:45
-
2019-12-05 18:25:43
-
2020-02-25 15:26:45
-
2022-08-20 13:52:41
-
2023-01-31 13:53:28
-
2023-06-26 16:11:04
-
2022-02-14 17:24:10
-
2022-10-28 13:23:37
-
2023-01-05 16:46:20
-
2020-02-25 15:34:17
-
2020-04-22 15:16:21
-
2022-10-13 11:08:05
-
2021-02-20 11:22:35
-
2020-05-14 13:38:39
-
2021-04-10 20:20:18
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
-
10求HI3519DV500_SDK_V2.0.1.1
-
5有偿求HI3516DV500 + OV5647驱动
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明