4260
- 收藏
- 点赞
- 分享
- 举报
Hi3521DV200
Hi3521DV200 H.265 编解码 AI 处理器
主要特点
处理器内核
ARM Cortex A7 四核 @1.2GHz
− 32KB L1 I-Cache , 32KB L1 D-Cache
− 256KB L2 Cache
− 支持 NEON/FPU
多协议视频编解码
H.265 Main Profile, Level 5.0 编码
H.265 Main Profile, Level 5.0 解码
H.264 Baseline/Main/High Profile , Level 5.1 编码
H.264 Baseline/Main/High Profile , Level 5.1 解码
MJPEG/JPEG Baseline 编解码
视频编解码处理
H.265/H.264&JPEG 多码流编解码性能:
− 4x1080p@30fps H.265/H.264 编码 +4xD1@30fps
H.265/H.264 编码 +4x1080p@30fps H.265/H.264 解
码 +4x1080p@2fps JPEG 编码
− 8x1080p@15fps H.265/H.264 编码 +8xD1@30fps
H.265/H.264 编码 +8x1080p@15fps H.265/H.264 解
码 +8x1080p@2fps JPEG 编码
支持 CBR/VBR/AVBR/CVBR/FIXQP/QPMAP/QVBR
七种码率控制模式
输出码率最高 20Mbps
支持感兴趣区域( ROI )编码
支持彩转灰编码
SVP(Smart Vision Processing)
神经网络推理引擎( NNIE )
− 支持多种神经网络
− 0.8Tops 运算性能
− 支持完整的 API 和工具链
− 支持人脸检测 / 识别、目标检测 / 跟踪等多种应用
智能视觉引擎( IVE )
− 支持目标跟踪
矩阵运算单元( MAU )
− 支持单精度 / 半精度浮点
− 支持特征向量比对
视频与图形处理
支持 de-interlace 、锐化、 3D 去噪、动态对比度增
强、马赛克处理等前、后处理
支持视频、图形输出抗闪烁处理
支持视频 1/15 ~ 16x 缩放
支持图形 1/2 ~ 2x 缩放
支持 4 个遮挡区域
支持 8 个区域 OSD 叠加
视频接口
视频输入接口
− 支持 4 个 MIPI D-PHY 接口
MIPI0/1 支持 4 条 lane
MIPI2/3 支持 2 条 lane
支持 24lane 和 42lane 两种工作模式
每条 lane 最高速率为 1.5Gbps
支持单路输入或 2 路复用 /4 路复用输入
可复用为 4 个 8bit BT.656 接口
− 每 2 个 BT.656 接口可组成 1 个 16bit BT.1120 接口
− BT.656 和 BT.1120 均支持 148.5MHz 双沿采样
− 支持 16 个视频输入通道
− 支持 8 路在线视频缩放
− 支持同时输出原始图像和缩放后图像
− 最大输入性能: 8 路 1080p@30fps (或相同数据量
的 4M/5M/4K 图像)
视频输出接口
− 支持 1 个 HDMI 1.4b 高清输出接口,最大输出
3840x2160@30fps
− 支持 1 个 VGA 高清输出接口,最大输出
2560x1600@60fps
− 支持 1 个 BT.1120/BT.656 数字输出接口,最大输出
能力分别为 1080p@60fps/1080p@30fps
− 支持 1 个 CVBS 标清输出接口,支持 PAL/NTSC 制
式输出
− 支持 2 个独立高清输出通道( DHD0 、 DHD1 )
支持任意两个高清接口非同源显示
DHD0 支持 16 画面分割
DHD1 支持 16 画面分割
− 支持 1 个独立标清输出通道( DSD0 )
− 支持 1 个 PIP 层,可与 DHD0 或 DHD1 叠加
− 支持 2 个 GUI 图形层,支持 ARGB1555 、
ARGB4444 或 ARGB8888 格式,分别用于 DHD0 和
DHD1
− 支持 1 个特殊图形层,支持 CLUT2/CLUT4 ,可绑
定 DHD0 、 DHD1 或 DSD0
− 支持 1 个硬件鼠标层,格式为 ARGB1555 、
ARGB4444 或 ARGB8888 可配置,最大分辨率为
256x256
音频接口
3 个单向 I
2
S/PCM 接口
− 2 个输入,支持 20 路复合输入
− 1 个输出,支持双声道输出
网络接口
1 个百兆以太网接口
− 集成 FE PHY
− 支持 10/100Mbit/s 半双工或全双工
− 支持 TSO ,降低 CPU 开销
安全引擎
支持 AES 128/192/256 bit 加解密算法
支持 RSA 2048/4096 bit 加解密算法
支持 SHA1/SHA224/SHA256/HMAC_SHA1/
HMAC_SHA224/HMAC_SHA256
支持 OTP ,提供 28Kbit 用户可烧写空间
支持硬件真随机数发生器
支持安全启动
支持安全内存隔离
外围接口
2 个 SATA3.0 接口
3 个 USB 2.0 Host 接口
5 个 UART 接口,其中 1 个支持 4 线
2 个 SPI 接口
支持 1 个 IR 接口
支持 2 个 I2C 接口
支持多个 GPIO 接口
存储器接口
1 个 32bit DDR4/DDR3 接口
− DDR4 最高时钟频率 1333MHz
− DDR3 最高时钟频率 1066MHz
− 最大容量支持 3GB
1 个 SD/MMC 接口
− 支持 eMMC5.0
− 支持 HS400 ( 150MHz 双沿)
− 支持 SDIO2.0 和 SDIO 3.0
− 支持 SD2.0 卡
SPI NOR Flash/ SPI NAND Flash 接口
− 支持 2 个片选,可分别接不同类型的 Flash
− 对于 SPI NOR Flash
支持 1 、 2 、 4 线模式
支持 3Byte 、 4Byte 地址模式
支持最大容量: 256MB
− 对于 SPI NAND Flash
支持 SLC Flash
支持 2KB/4KB 页大小
支持 8/24bit ECC ( ECC 以 1KB 为单位)
支持最大容量: 2GB
独立供电 RTC
RTC 可通过电池独立供电
多种启动模式可配置
支持从 BootROM 启动
支持从 SPI NOR Flash 启动
支持从 SPI NAND Flash 启动
支持从 eMMC 启动
SDK
支持 Linux SMP 32bit
提供多种协议的音频编解码库
提供 H.265/H.264 的高性能 PC 解码库
芯片物理规格
功耗
− 典型场景( 4 路 1080p@30fps 编码 + 4 路
1080p@30fps 解码 + 深度学习智能算法)功耗:
3.3W
− 支持多级功耗控制
工作电压
− 内核电压为 0.9V
− CPU 电压为 1.0V
− IO 电压为 1.8V/3.3V
− DDR4 接口电压为 1.2V
− DDR3 接口电压为 1.5V
封装
− RoHS , TFBGA
− 管脚间距: 0.8mm
− 封装大小: 19mmx19mm
− 工作温度: 0 ° C ~ 70 ° C
Hi3521D V200 是针对多路高清 / 超高清( 1080p/4M/5M/4K ) DVR 产品应用开发的新一代专业 SoC 芯片。 Hi3521D V200 集成
了 ARM Cortex-A7 四核处理器和性能强大的神经网络推理引擎,支持多种智能算法应用。同时, Hi3521D V200 还集成了多
路 MIPI D-PHY 接口输入,突破了数字接口的视频输入性能瓶颈,提供两倍于前代产品的视频输入能力。另外, H.265 视频
编解码引擎、视频图像处理的算法效果及性能得到了进一步提升。结合丰富的外围设备及高速接口,该 SoC 芯片为客户产
品提供了高性能、优异图像质量的模拟高清 DVR 解决方案,广泛用于模拟高清监控市场。
单片 Hi3521D V200 DVR 解决方案
8x1080p DVR
8x1080p@15fps H.265/H.264 编码 +8xD1@30fps H.265/H.264 编码 +8x1080p@15fps H.265/H.264 解码 +8x1080p@2fps
JPEG 编码
8x1080p@30fps 实时视频输入 + 实时预览 + HDMI 4K*2K@30fps 显示输出
多路智能分析(人 / 车检测、人脸检测、人脸比对等)
我来回答
回答0个
时间排序
认可量排序
暂无数据
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2020-11-11 15:18:50
-
2020-05-20 15:36:04
-
2020-09-27 21:58:35
-
2023-10-10 10:16:00
-
2023-07-14 20:46:26
-
2020-11-09 17:27:02
-
2018-05-15 20:58:31
-
2019-12-18 01:12:26
-
2021-05-21 11:30:08
-
2021-07-02 16:34:46
-
2022-04-23 14:19:00
-
2021-08-21 13:04:24
-
2017-05-19 17:47:10
-
2019-01-02 16:21:26
-
2020-05-13 14:22:45
-
2019-12-02 16:08:58
-
2022-10-13 11:08:05
-
2017-07-25 16:17:44
-
2017-08-21 18:02:07
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
-
10求HI3519DV500_SDK_V2.0.1.1
-
5有偿求HI3516DV500 + OV5647驱动
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认