2345
- 收藏
- 点赞
- 分享
- 举报
Xilinx FPGA提供DDR4内存接口解决方案
Xilinx 提供了UltraScale FPGA器件的高性能DDR4内存解决方案,每秒数据速率高达2400 Mb。UltraScale器件采用ASIC级架构,可支持大量I/O和超大存储带宽,并能够大幅降低功耗和时延。赛灵思稳定可靠的内存解决方案可加速设计进程,并增加了对DDR4接口的支持。
UltraScale FPGA器件中的新增DDR4内存接口可提供超过1Tb/s的存储带宽,能够满足视频成像与处理、流量管理和高性能计算等重要应用领域新一代前沿系统设计对海量数据流快速处理以及海量内存的需求。从DDR3升级为DDR4后,应用的读取时延减少了30%,而且在相同数据速率下大幅降低了功耗。更富吸引力的是,从每秒1866 Mb的DDR3升级到每秒2400 Mb的DDR4后,不仅提升了30%的数据速率,同时还能削减20%的功耗。
这些DDR4内存接口经过严格系统条件下(例如变化的电压和温度、系统抖动)高难度数据模式的测试,可确保为实际系统部署预留工作裕量。赛灵思的SelectlO接口符合UMI 32位 DDR4 SDRAM标准,赛灵思的SelectlO接口符合UMI 32位 DDR4 SDRAM标准,UMI UD408G5S1AF 256Mx32 8Gb DDR4 SDRAM密度为8Gb,数据速率为3200Mbps/2933Mbps/2666Mbps/2400Mbps/2133Mbps/1866Mbps/1600Mbps。商业工作温度范围为0℃至+95℃,工业工作温度范围-40℃至+95℃。支持应用在UltraScale FPGA器件中有助于确保获得最大时序裕量。为保证最佳信号完整性, I/O技术还包括传输预加重、接收均衡、低抖动时钟和噪声隔离设计技术。英尚微电子支持DDR4SDRAM内存接口送样及测试。
UltraScale FPGA器件中的新增DDR4内存接口可提供超过1Tb/s的存储带宽,能够满足视频成像与处理、流量管理和高性能计算等重要应用领域新一代前沿系统设计对海量数据流快速处理以及海量内存的需求。从DDR3升级为DDR4后,应用的读取时延减少了30%,而且在相同数据速率下大幅降低了功耗。更富吸引力的是,从每秒1866 Mb的DDR3升级到每秒2400 Mb的DDR4后,不仅提升了30%的数据速率,同时还能削减20%的功耗。
这些DDR4内存接口经过严格系统条件下(例如变化的电压和温度、系统抖动)高难度数据模式的测试,可确保为实际系统部署预留工作裕量。赛灵思的SelectlO接口符合UMI 32位 DDR4 SDRAM标准,赛灵思的SelectlO接口符合UMI 32位 DDR4 SDRAM标准,UMI UD408G5S1AF 256Mx32 8Gb DDR4 SDRAM密度为8Gb,数据速率为3200Mbps/2933Mbps/2666Mbps/2400Mbps/2133Mbps/1866Mbps/1600Mbps。商业工作温度范围为0℃至+95℃,工业工作温度范围-40℃至+95℃。支持应用在UltraScale FPGA器件中有助于确保获得最大时序裕量。为保证最佳信号完整性, I/O技术还包括传输预加重、接收均衡、低抖动时钟和噪声隔离设计技术。英尚微电子支持DDR4SDRAM内存接口送样及测试。
我来回答
回答2个
时间排序
认可量排序
认可0
认可0
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2020-05-18 17:09:40
-
2020-05-19 15:56:55
-
2020-06-05 15:02:07
-
2017-03-10 09:34:16
-
2018-06-25 12:00:02
-
2014-05-23 13:47:17
-
2019-01-01 12:27:03
-
2019-11-21 11:45:02
-
2019-06-30 21:48:49
-
02020-07-03 17:37:48
-
2021-09-08 09:29:59
-
2020-05-20 15:10:04
-
2018-01-10 19:36:52
-
2019-08-14 23:46:58
-
2016-03-19 15:36:24
-
2017-03-09 16:42:56
-
2016-03-27 17:02:45
-
2018-07-04 14:27:00
-
2017-07-14 20:01:42
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
20帮忙交叉编译个源码
-
5Hi3516CV610 如何使用SD卡升级固件
-
5cat /dev/logmpp 报错 <3>[ vi] [func]:vi_send_frame_node [line]:99 [info]:vi pic queue is full!
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认