colorjun

colorjun

0个粉丝

40

问答

0

专栏

1

资料

colorjun  发布于  2019-09-24 15:38:57
采纳率 0%
40个问答
1818

3531A VI输入想使用8bit DDR模式 时钟74.25M可行吗?

 
目前每路VI使用8bit 148.5M单延模式工作正常,但是每路需要在FPGA内将16bit数据转成8bit并将74.25M时钟倍频到148.5M。这样就会每路VI消耗一个锁相环PLL资源,路数多了资源就不够了。请问能否直接使用74.25M 双沿模式把一路VI传输过来。目前我试了颜色是对的但是亮度直接少了一半。
我来回答
回答0个
时间排序
认可量排序
易百纳技术社区暂无数据
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币

Markdown 语法

  • 加粗**内容**
  • 斜体*内容*
  • 删除线~~内容~~
  • 引用> 引用内容
  • 代码`代码`
  • 代码块```编程语言↵代码```
  • 链接[链接标题](url)
  • 无序列表- 内容
  • 有序列表1. 内容
  • 缩进内容
  • 图片![alt](url)
+ 添加网盘链接/附件

Markdown 语法

  • 加粗**内容**
  • 斜体*内容*
  • 删除线~~内容~~
  • 引用> 引用内容
  • 代码`代码`
  • 代码块```编程语言↵代码```
  • 链接[链接标题](url)
  • 无序列表- 内容
  • 有序列表1. 内容
  • 缩进内容
  • 图片![alt](url)
举报反馈

举报类型

  • 内容涉黄/赌/毒
  • 内容侵权/抄袭
  • 政治相关
  • 涉嫌广告
  • 侮辱谩骂
  • 其他

详细说明

易百纳技术社区