1621
- 收藏
- 点赞
- 分享
- 举报
广州创龙TL665xF-EasyEVM开发板规格书
1 开发板简介
基于TI KeyStone C66x多核定点/浮点DSP TMS320C665x + Xilinx Artix-7 FPGA处理器;
TMS320C665x主频为1.0/1.25GHz,单核运算能力高达40GMACS和20GFLOPS,FPGA XC7A100T逻辑单元101K个,DSP Slice 240个;
TMS320C665x与FPGA内部通过uPP、EMIF16、SRIO连接;
双SFP接口,传输速率可高达5Gbit/s,可接SFP光口模块或SFP电口模块;
支持千兆网口等高速接口,可接工业网络摄像机;
工业级FMC连接器,支持高速ADC、DAC和视频输入输出等FMC-LPC标准模块;
PCI Express 2.0高速数据传输接口,双通道,每通道通信速率可高达5GBaud;
Serial Rapid I/O高速数据传输接口,双通道,每通道通信速率可高达5GBaud;
可通过DSP配置及烧写FPGA程序,DSP和FPGA可以独立开发且互不干扰;
支持uPP、EMIF16,同时支持I2C、SPI、UART、McBSP等常见接口;
连接稳定可靠,开发板采用工业级精密B2B高速连接器,关键大数据接口使用高速连接器,保证信号完整性;
提供丰富的开发例程,入门简单,支持裸机和SYS/BIOS操作系统。
图 1 开发板正面图
图 2 开发板斜视图
图 3 开发板侧视图1
图 4 开发板侧视图2
图 5 开发板侧视图3
图 6 开发板侧视图4
我来回答
回答0个
时间排序
认可量排序
暂无数据
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2017-11-06 09:34:58
-
2024-02-22 13:58:16
-
2022-12-19 10:12:17
-
2020-03-23 14:59:53
-
2020-08-27 11:59:19
-
2019-05-28 21:06:09
-
2018-12-11 09:06:40
-
2019-05-27 23:37:14
-
2020-12-04 14:32:23
-
2019-06-02 16:27:38
-
2021-09-06 12:08:17
-
2024-08-07 18:00:21
-
2020-11-14 17:47:43
-
2018-12-06 10:59:34
-
2018-12-12 14:28:59
-
2019-07-24 11:30:30
-
2018-12-12 14:23:29
-
22013-11-18 15:53:11
-
22017-06-08 09:02:38
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
5cat /dev/logmpp 报错 <3>[ vi] [func]:vi_send_frame_node [line]:99 [info]:vi pic queue is full!
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
-
10求HI3519DV500_SDK_V2.0.1.1
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认