2282
- 收藏
- 点赞
- 分享
- 举报
nvp6114显示输出两路720P图像全为默认的黑色背景数据
nvp6114显示输出两路720P图像全为默认的黑色背景数据
如题:
我想输出两路720的图像数据(数据源是ch1和ch2),从VD1口mux输出这两路720P的数据.寄存器按如下配置:
2.10.4 144MHz AHD 2-CH Data Output Mode
Operated in the 144MHz AHD 2-CH Data Out Mode, NVP6114 outputs VCLK01, VCLK02 and
VDO1[7:0], VDO2[7:0] in the timing as shown in Figure 2.11. Two channel video data stream
represents 8bit Like BT.656 4:2:2 format with 144MHz multiplexed. For VCLK01 and VCLK02
phase adjustment can be made against VDO1~VDO2 using "Clock Delay Control" Register.
- (VCLK_x_SEL, 0xCC / CD[6:4], Bank1= 0x60/0x70)
- (VCLK_x_DLY_SEL, 0xCC / CD[3:0], Bank1 = 0x60~0x7F)
- (CH_OUT_SELx, 0xC8[7:4] / 0xC8[3:0], Bank1 = 0x22)
效果:目前有输出时钟是144M,处理器采集到了数据,但是数据是黑色的芯片寄存器默认的没有接入摄像头时候的数据。 但实际摄像头是接入的,且6114寄存器也检测到了AHD摄像头接入通过0XEC/EE/EF/F0寄存器判断出来摄像头接入。
[ 8.659763] NVP6114_OUT_ALL_720P
[ 8.665334] e1 1 11 ff ab
[ 8.668196] ch[0] video input fmt[AHD 25P] 但是输出的图像一直是背景色,6114内部的模拟数据转成数字信号时候异常了应该。 哪位大神可以帮忙确认下是 不是6114寄存器配置是否有问题?
如题:
我想输出两路720的图像数据(数据源是ch1和ch2),从VD1口mux输出这两路720P的数据.寄存器按如下配置:
2.10.4 144MHz AHD 2-CH Data Output Mode
Operated in the 144MHz AHD 2-CH Data Out Mode, NVP6114 outputs VCLK01, VCLK02 and
VDO1[7:0], VDO2[7:0] in the timing as shown in Figure 2.11. Two channel video data stream
represents 8bit Like BT.656 4:2:2 format with 144MHz multiplexed. For VCLK01 and VCLK02
phase adjustment can be made against VDO1~VDO2 using "Clock Delay Control" Register.
- (VCLK_x_SEL, 0xCC / CD[6:4], Bank1= 0x60/0x70)
- (VCLK_x_DLY_SEL, 0xCC / CD[3:0], Bank1 = 0x60~0x7F)
- (CH_OUT_SELx, 0xC8[7:4] / 0xC8[3:0], Bank1 = 0x22)
效果:目前有输出时钟是144M,处理器采集到了数据,但是数据是黑色的芯片寄存器默认的没有接入摄像头时候的数据。 但实际摄像头是接入的,且6114寄存器也检测到了AHD摄像头接入通过0XEC/EE/EF/F0寄存器判断出来摄像头接入。
[ 8.659763] NVP6114_OUT_ALL_720P
[ 8.665334] e1 1 11 ff ab
[ 8.668196] ch[0] video input fmt[AHD 25P] 但是输出的图像一直是背景色,6114内部的模拟数据转成数字信号时候异常了应该。 哪位大神可以帮忙确认下是 不是6114寄存器配置是否有问题?
我来回答
回答3个
时间排序
认可量排序
认可0
认可0
认可0
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2017-12-11 18:22:30
-
2019-03-19 17:56:05
-
2015-11-05 11:45:56
-
2019-03-28 11:38:17
-
2023-05-25 09:57:39
-
2016-03-30 17:13:35
-
2015-08-15 17:41:58
-
2018-05-14 10:37:41
-
2018-09-15 11:24:02
-
2017-07-18 10:34:32
-
2017-06-06 14:11:15
-
2017-06-05 11:14:36
-
2017-06-05 11:13:18
-
2017-06-05 11:15:17
-
2017-06-05 11:11:24
-
2017-06-05 11:12:26
-
2017-01-09 11:51:11
-
2015-09-10 10:54:26
-
172015-10-08 10:35:56
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
-
10求HI3519DV500_SDK_V2.0.1.1
-
5有偿求HI3516DV500 + OV5647驱动
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认