5224
- 收藏
- 点赞
- 分享
- 举报
关于hisi3519v101烧写DDR原理的问题
想问下hisi3519v101烧写原理,下面是我遇到的情况:
1.uboot代码不改动的情况下,烧写就会卡在大约99%的位置
2.在uboot源码start.s中注释掉“start_ddr_training”之后就可以下载完成100%,
3.如果在这句话的上面加上一个死循环就卡在5%的位置。
我们板子和开发板的区别:
1.海思开发板ddr没做等长,我们自己的板子做了等长,芯片和开发板选的一样。
2.DDR的走线拓扑和开发板不太一样,我们PCB走线是flby,开发板是T型拓扑,
我想知道在5%和99%的阶段板子里是在做哪些事情,或者代码运行在那哪个位置?
我来回答
回答5个
时间排序
认可量排序
认可0
认可0
认可0
认可0
认可0
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2018-07-10 17:27:29
-
2016-12-29 15:59:05
-
2017-12-13 15:53:56
-
2017-08-22 11:36:38
-
2017-05-04 15:12:23
-
2018-08-20 10:53:24
-
2019-05-21 16:52:51
-
2019-06-11 09:30:54
-
2020-04-11 14:18:20
-
2018-04-28 10:12:32
-
2018-04-28 10:13:46
-
2017-06-19 13:33:09
-
2018-09-03 14:39:50
-
632020-08-14 19:53:46
-
2017-09-07 23:52:10
-
2020-03-09 23:55:42
-
2019-10-28 16:20:56
-
2018-07-06 18:05:50
-
2018-08-24 17:21:50
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
5Hi3516CV610 如何使用SD卡升级固件
-
5cat /dev/logmpp 报错 <3>[ vi] [func]:vi_send_frame_node [line]:99 [info]:vi pic queue is full!
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认