2363
- 收藏
- 点赞
- 分享
- 举报
3519V101-vo出图及spi读写问题
【期望】hdmi/sdi出图
【方案】1.hdmi-sil9136(可出图);2.sdi-Gs2972(不可出图,spi读写不生效,spi读写无异常报错)
【问题】1.sdi不出图,pclk波形正常;2.想借助gspi查看问题,但spi读写不生效,读写过程无异常报错
【配置】16bit 内嵌同步1080P30输出,VI(30)->VO(30)或者VI(30)-VPSS(30)-VO(30),BT1120,sp420或者sp422
【实际结果】使用以上配置内容,hdmi正常出图,排除VO预览的应用代码问题,改为sdi方案不出图,咨询sdi芯片技术支持,需要配合gspi协助查看问题,
使用海思片上spi,读都为0,找外设datasheet上R/W属性寄存器进行读写,可写当实际写不生效,可读但为0
【处理过程】
>问题1:
sdi按照厂商要求,硬件做好相关配置,软件配置如上,时钟配置正确,sdi板端Lock指示灯在vo预览代码起来之前常亮,vo预览代码是用sample_vio.c做相关改写,用在hdmi方案是正常出图的;
个人在vo预览代码增加一次软件复位,Lock指示灯便常亮(这种软件复位具体指对VDP软复位后延时20ms再撤销复位)。这里有疑问,为何vo起来后,原先的lock指示灯无法常亮,即锁定状态被
解除,另一个疑问,对VDP软复位只是个人的尝试,是否可以用来解决锁定状态被解除。不过,结果都一样,sdi没有出图。易百纳大佬是否有处理过类似的问题,我的配置流程是否出错
>问题2:
gspi的话,我直接使用海思片上spi,软件上对引脚做了复位,外设芯片文档描述到,初始化PCLK设置正确时钟后,需要给个10ms以上的低脉宽,我们使用gpio模拟这个低脉宽,当我强制这个低脉宽处于0位,
也就是文档说的强制处在复位状态,这时候使用sspread读取该外设上的起始于0的256位寄存器,全部为0xff00,也就是文档说的高阻态,当我将低脉宽处于高位1,再读取就全部为0,跟文档表现还是一致的,
厂商说我的spi有问题,确实,我读写都没有报错,但是读总是0,写也没有实际生效。关于spi这个,是否我脚位配置即可,还有需要配置的吗?尝试使用外设文档的用户态spi读写接口,是一样的情况。
>补充:
按照海思文档描述,spi0、spi1、spi3支持单片选,spi2支持2片选;但我查看底层设备ls /sys/bus/spi/drivers,内容如下"bind spi0.0 spi1.0 spi1.1 spi2.0 spi3.0 uevent unbind";
与文档描述有出入,这里是否有影响,这块我接手后没有动过,底层的不是很明白。我使用的是spi1,然后我默认0片选,外设芯片无设备id,我默认0,比对起来后的spi相关配置寄存器值,
我是12bit、MotorolaSPI、SPO=0、SPH=1。
>>贴出来大家讨论下
【方案】1.hdmi-sil9136(可出图);2.sdi-Gs2972(不可出图,spi读写不生效,spi读写无异常报错)
【问题】1.sdi不出图,pclk波形正常;2.想借助gspi查看问题,但spi读写不生效,读写过程无异常报错
【配置】16bit 内嵌同步1080P30输出,VI(30)->VO(30)或者VI(30)-VPSS(30)-VO(30),BT1120,sp420或者sp422
【实际结果】使用以上配置内容,hdmi正常出图,排除VO预览的应用代码问题,改为sdi方案不出图,咨询sdi芯片技术支持,需要配合gspi协助查看问题,
使用海思片上spi,读都为0,找外设datasheet上R/W属性寄存器进行读写,可写当实际写不生效,可读但为0
【处理过程】
>问题1:
sdi按照厂商要求,硬件做好相关配置,软件配置如上,时钟配置正确,sdi板端Lock指示灯在vo预览代码起来之前常亮,vo预览代码是用sample_vio.c做相关改写,用在hdmi方案是正常出图的;
个人在vo预览代码增加一次软件复位,Lock指示灯便常亮(这种软件复位具体指对VDP软复位后延时20ms再撤销复位)。这里有疑问,为何vo起来后,原先的lock指示灯无法常亮,即锁定状态被
解除,另一个疑问,对VDP软复位只是个人的尝试,是否可以用来解决锁定状态被解除。不过,结果都一样,sdi没有出图。易百纳大佬是否有处理过类似的问题,我的配置流程是否出错
>问题2:
gspi的话,我直接使用海思片上spi,软件上对引脚做了复位,外设芯片文档描述到,初始化PCLK设置正确时钟后,需要给个10ms以上的低脉宽,我们使用gpio模拟这个低脉宽,当我强制这个低脉宽处于0位,
也就是文档说的强制处在复位状态,这时候使用sspread读取该外设上的起始于0的256位寄存器,全部为0xff00,也就是文档说的高阻态,当我将低脉宽处于高位1,再读取就全部为0,跟文档表现还是一致的,
厂商说我的spi有问题,确实,我读写都没有报错,但是读总是0,写也没有实际生效。关于spi这个,是否我脚位配置即可,还有需要配置的吗?尝试使用外设文档的用户态spi读写接口,是一样的情况。
>补充:
按照海思文档描述,spi0、spi1、spi3支持单片选,spi2支持2片选;但我查看底层设备ls /sys/bus/spi/drivers,内容如下"bind spi0.0 spi1.0 spi1.1 spi2.0 spi3.0 uevent unbind";
与文档描述有出入,这里是否有影响,这块我接手后没有动过,底层的不是很明白。我使用的是spi1,然后我默认0片选,外设芯片无设备id,我默认0,比对起来后的spi相关配置寄存器值,
我是12bit、MotorolaSPI、SPO=0、SPH=1。
>>贴出来大家讨论下
我来回答
回答3个
时间排序
认可量排序
认可0
认可0
认可0
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2017-12-07 09:44:34
-
02020-09-02 16:57:22
-
2019-03-28 16:04:58
-
2019-02-20 16:11:55
-
2017-07-11 05:56:50
-
2018-01-17 12:10:35
-
2019-12-23 10:21:13
-
2019-05-22 17:08:34
-
2019-12-12 14:18:44
-
2017-11-16 15:38:06
-
2018-10-31 10:48:48
-
2017-01-23 10:49:30
-
2018-08-27 13:54:24
-
2019-11-25 18:36:13
-
2018-12-07 14:07:05
-
2019-02-15 14:58:59
-
2018-12-28 16:38:37
-
2018-12-07 09:20:57
-
2018-07-07 21:21:40
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
-
10求HI3519DV500_SDK_V2.0.1.1
-
5有偿求HI3516DV500 + OV5647驱动
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认