11673
- 收藏
- 点赞
- 分享
- 举报
Hi3520D+NVP6124,给大家个借鉴
Hi3520DV200和NVP6124B的片子,sdk是1.0.5.0,
弄了快2天,才弄出4路720P视频。
先改3520D的管脚复用,再确认线序问题,但就是不出视频。
cat vi,发现帧率都是50,设置的明明是25的。
后来才弄明白NVP6124B时钟需要27M的,我板子是Hi3520D直接引线给过去的时钟,该时钟管脚默认频率是54M的,所以改3520D管脚输出频率寄存器,就可以了。
如果大家有和我一样的,可以参考一下,免得走弯路。
弄了快2天,才弄出4路720P视频。
先改3520D的管脚复用,再确认线序问题,但就是不出视频。
cat vi,发现帧率都是50,设置的明明是25的。
后来才弄明白NVP6124B时钟需要27M的,我板子是Hi3520D直接引线给过去的时钟,该时钟管脚默认频率是54M的,所以改3520D管脚输出频率寄存器,就可以了。
如果大家有和我一样的,可以参考一下,免得走弯路。
我来回答
回答23个
时间排序
认可量排序
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
认可0
加载中···
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2015-11-17 17:16:01
-
412016-02-02 16:47:04
-
2019-07-30 10:34:41
-
2017-09-01 13:12:21
-
2017-03-06 14:35:11
-
2017-05-09 14:15:11
-
2017-10-11 21:35:18
-
2015-09-25 05:03:05
-
2016-08-12 12:34:34
-
02013-12-26 15:33:24
-
12017-03-08 18:36:15
-
2016-03-09 20:52:30
-
2020-04-16 18:26:25
-
2018-10-08 13:15:27
-
2017-11-29 10:24:12
-
2017-07-18 10:34:32
-
2015-06-05 08:39:04
-
2015-06-21 17:25:37
-
2014-07-01 13:30:25
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
50帮忙解决个交叉编译的问题
-
20帮忙交叉编译个源码
-
5Hi3516CV610 如何使用SD卡升级固件
-
5cat /dev/logmpp 报错 <3>[ vi] [func]:vi_send_frame_node [line]:99 [info]:vi pic queue is full!
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认