3469
- 收藏
- 点赞
- 分享
- 举报
Hi3516a DDR3 PCB电路遇到的坑
本帖最后由 singsuner 于 2016-5-12 14:39 编辑
在检查Hi3516a的DDR电路时,意外发现DDR电路走线上莫名其妙有几处焊点(在图中框出),应该是焊接厂点上去的,因为空板上这部分是裸露的……PCB使用的是海思demo板的,这样设计的目的是什么?为了测试?加上焊锡影不影响DDR的正常工作啊,因为目前[url=http://www.ebaina.com/bbs/forum.php?mod=viewthread&tid=11121&extra=]DDR不能正常工作[/url]。求各位指点迷津,谢谢!!
在检查Hi3516a的DDR电路时,意外发现DDR电路走线上莫名其妙有几处焊点(在图中框出),应该是焊接厂点上去的,因为空板上这部分是裸露的……PCB使用的是海思demo板的,这样设计的目的是什么?为了测试?加上焊锡影不影响DDR的正常工作啊,因为目前[url=http://www.ebaina.com/bbs/forum.php?mod=viewthread&tid=11121&extra=]DDR不能正常工作[/url]。求各位指点迷津,谢谢!!
我来回答
回答3个
时间排序
认可量排序
认可0
认可0
认可0
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片![alt](url)
相关问答
-
2018-01-10 09:10:57
-
2017-10-30 10:35:04
-
2018-11-08 11:26:45
-
32017-08-30 10:47:36
-
2014-02-26 16:10:28
-
2020-09-27 11:59:52
-
2019-01-12 15:28:48
-
2016-01-27 12:11:22
-
2021-09-06 16:21:41
-
2019-11-24 19:09:53
-
2016-10-17 11:43:55
-
2017-10-27 11:37:03
-
2020-10-22 10:41:43
-
2020-10-23 09:36:57
-
2021-04-07 16:37:03
-
2018-07-23 22:23:15
-
2016-02-25 10:11:55
-
2015-07-15 18:14:15
-
2016-03-31 10:53:16
无更多相似问答 去提问
点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
悬赏问答
-
50如何获取vpss chn的图像修改后发送至vo
-
5FPGA通过Bt1120传YUV422数据过来,vi接收不到数据——3516dv500
-
50SS928 运行PQtools 拼接 推到设备里有一半画面会异常
-
53536AV100的sample_vdec输出到CVBS显示
-
10海思板子mpp怎么在vi阶段改变视频数据尺寸
-
10HI3559AV100 多摄像头同步模式
-
9海思ss928单路摄像头vio中加入opencv处理并显示
-
10EB-RV1126-BC-191板子运行自己编码的程序
-
10求HI3519DV500_SDK_V2.0.1.1
-
5有偿求HI3516DV500 + OV5647驱动
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认