haffman1

haffman1

0个粉丝

2

问答

0

专栏

0

资料

haffman1  发布于  2015-11-17 22:24:30
采纳率 0%
2个问答
4223

Hi3531出现unable to handle kernel paging request at virtual address

 
HI3531板子是在官方提供的PCB基础上修改的,DDR0,DDR1与Hi3531的连线没有动过。
系统能完全运行起来,但一运行程序就出现unable to handle kernel paging request at virtual address 0001d1a4错误。而在非官方的开发板上运行完全没问题。不知为什么?难道DDR0,DDR1上的直线问题?
我来回答
回答4个
时间排序
认可量排序

myearth

0个粉丝

3

问答

0

专栏

3

资料

myearth 2015-11-19 08:45:11
认可0
有做阻抗吗?DDR买的是正品吗?可能还有其他原因

haffman1

0个粉丝

2

问答

0

专栏

0

资料

haffman1 2015-11-19 10:02:06
认可0
[quote][url=forum.php?mod=redirect&goto=findpost&pid=22317&ptid=9336]myearth 发表于 2015-11-19 08:45[/url]
有做阻抗吗?DDR买的是正品吗?可能还有其他原因[/quote]

1、终于有人回答了。
2、阻抗这个,我为了节省时间,是直接在官方提供的demo板的PCB基础上修改的,
DDR走线没改过,与官网一模一样。这应该没啥问题吧。
3、DDR从代理哪里拿的 质量应该有保证。

后续:想降低DDR的时钟频率,看看情况如何。
但在U-BOOT下找不到有关HI3531的DDR频率修改的地方,除了提供Hi3520和Hi3518的配置的头文件。
请问下是在那个文件修改。谢谢。

myearth

0个粉丝

3

问答

0

专栏

3

资料

myearth 2015-11-19 10:12:35
认可0
本帖最后由 myearth 于 2015-11-19 10:14 编辑

[quote][url=forum.php?mod=redirect&goto=findpost&pid=22327&ptid=9336]haffman1 发表于 2015-11-19 10:02[/url]
1、终于有人回答了。
2、阻抗这个,我为了节省时间,是直接在官方提供的demo板的PCB基础上修改的,
DDR ...[/quote]

阻抗匹配是让PCB厂家处理,你自己设计好PCB厂家做也是可以的。对等线90欧,数据线50欧。数据线如果已经串上电阻就不用做阻抗。
还有重要的一点,电源。电源处理得好不好关系板的稳定性。特别是地的处理。

降低DDR频率估计可以用。

ebainar

0个粉丝

7

问答

0

专栏

0

资料

ebainar 2015-11-18 23:07:07
认可0
走线问题。
或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币

Markdown 语法

  • 加粗**内容**
  • 斜体*内容*
  • 删除线~~内容~~
  • 引用> 引用内容
  • 代码`代码`
  • 代码块```编程语言↵代码```
  • 链接[链接标题](url)
  • 无序列表- 内容
  • 有序列表1. 内容
  • 缩进内容
  • 图片![alt](url)
+ 添加网盘链接/附件

Markdown 语法

  • 加粗**内容**
  • 斜体*内容*
  • 删除线~~内容~~
  • 引用> 引用内容
  • 代码`代码`
  • 代码块```编程语言↵代码```
  • 链接[链接标题](url)
  • 无序列表- 内容
  • 有序列表1. 内容
  • 缩进内容
  • 图片![alt](url)
举报反馈

举报类型

  • 内容涉黄/赌/毒
  • 内容侵权/抄袭
  • 政治相关
  • 涉嫌广告
  • 侮辱谩骂
  • 其他

详细说明

易百纳技术社区