技术专栏
引起 DDR 问题的几个主要原因
- 电源问题:
- layout 上电容不够,电容摆放位置离芯片太远,电容分布不合理
- 电源 feedback 回路没按要求从末端引回到 PMU/DC-DC 端
- 敷铜有没有按照 RK 的 layout 规则处理导致电源路径太窄
- LQFP 封装的芯片正下方的 GND 需要堆锡保证良好接地,否则会影响芯片内部电源质量以及
散热。 - 信号质量问题
- 不等长的走线。RK 大部分平台是不带各种 eye training 的, 不等长的走线会直接牺牲 DDR 的
setup/hold time。 - 过窄的线间距。过窄的线间距将会导致严重的串扰问题。
- T 型拓扑结构分支不等长。不等长的分支会恶化信号边沿,使边沿非单调。
- 信号参考层回路上的不完整。在敷铜时,间隙设置过大导致过孔直接隔断参考层,会导致信号
质量下降引起兼容性问题。 - 颗粒问题
- 白牌颗粒,由于没经过测试甚至一些可能是原厂测试淘汰下来的颗粒,良率上无法保证。
- 一些特殊渠道的颗粒,可能存在驱动强度偏弱等问题。
- hynix 4Gb C die DDR3,如 H5TQ4G63CFR ,kernel 3.10 早期代码需要打补丁才能用。(后期
修复了,判断标准是:只要进入 kernel 能正常就是 fix 过的,否则就需要补丁)。
声明:本文内容由易百纳平台入驻作者撰写,文章观点仅代表作者本人,不代表易百纳立场。如有内容侵权或者其他问题,请联系本站进行删除。
红包
点赞
收藏
评论
打赏
- 分享
- 举报
评论
0个
手气红包
暂无数据
相关专栏
-
浏览量:1800次2018-06-23 15:52:19
-
浏览量:4474次2021-11-20 15:17:49
-
浏览量:2931次2021-11-20 15:11:57
-
浏览量:6953次2021-01-30 23:18:56
-
浏览量:2597次2018-04-26 15:20:37
-
浏览量:1072次2024-01-04 17:47:00
-
浏览量:2416次2022-05-06 11:11:25
-
浏览量:658次2023-02-20 14:28:45
-
浏览量:1657次2021-12-14 09:17:23
-
浏览量:730次2023-10-09 18:20:20
-
浏览量:1881次2022-11-25 10:53:53
-
浏览量:2456次2022-05-06 15:24:12
-
浏览量:1926次2019-11-27 09:30:42
-
浏览量:2558次2018-02-16 00:43:15
-
浏览量:1410次2023-10-09 18:13:57
-
浏览量:1169次2019-10-17 17:10:12
-
浏览量:3208次2021-12-04 13:52:50
-
浏览量:5328次2021-12-27 09:00:22
-
浏览量:1998次2020-12-01 10:12:12
置顶时间设置
结束时间
删除原因
-
广告/SPAM
-
恶意灌水
-
违规内容
-
文不对题
-
重复发帖
打赏作者
CST-视觉光源方案
您的支持将鼓励我继续创作!
打赏金额:
¥1
¥5
¥10
¥50
¥100
支付方式:
微信支付
打赏成功!
感谢您的打赏,如若您也想被打赏,可前往 发表专栏 哦~
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
审核成功
发布时间设置
发布时间:
请选择发布时间设置
是否关联周任务-专栏模块
审核失败
失败原因
请选择失败原因
备注
请输入备注