Mp4423电路图优化与测试

free-jdx 2021-08-05 14:39:56 4072

1.前言

最近在项目中使用到DCDC芯片MP4423的时候
按照手册上的典型应用进行电路设计
发现输出的电流不够
使用4G模块联网时会掉电
对其电路进行测试,找一下问题所在
下图是手册上提供的器件说明和典型应用:

手册上说明该器件有3A的电流输出能力
一般的4G模块峰值电流2A就足够了
说明可能是我电路设计问题

2. 优化思路

参考官方的电路
对我之前使用的电路进行优化
优化后的电路图如下:

3.优化的重点说明

(1)上图为输入电压为12/24V情况下的测试图
(2)输入电容C1容值可在22-100uF之间,目前手头现有10uF/50V/1206的贴片电容,可采用两颗并联,或耐压值为50V的插件电容
(3)L6电感更换为10uH/额定电流大于2.5A的电感,这颗电感后期计划使用村田的电感替代
(4)启动部分组合调整为20欧和104电容
(5)输出部分电容只需要47uF和104就可以了,其中47uF需采用贴片陶瓷电容

4.优化后测试

按照优化后的电路,使用电子负载和示波器进行测试

4.1 测试负载为零时,发现实际纹波40mV左右

4.2.测试负载为0.146A时,实际纹波40mV左右

4.3 .负载为1.015A时,实际纹波60mV左右

4.4.负载为2.278A时,实际纹波100mV左右

上面测试图,可以看出,负载电流越大,
其输出的纹波越大,但在可接收的范围内,
不会影响实际使用。
下面附上PCB布板图供大家参考。

声明:本文内容由易百纳平台入驻作者撰写,文章观点仅代表作者本人,不代表易百纳立场。如有内容侵权或者其他问题,请联系本站进行删除。
free-jdx
红包 93 收藏 评论 打赏
评论
0个
内容存在敏感词
手气红包
    易百纳技术社区暂无数据
相关专栏
置顶时间设置
结束时间
删除原因
  • 广告/SPAM
  • 恶意灌水
  • 违规内容
  • 文不对题
  • 重复发帖
打赏作者
易百纳技术社区
free-jdx
您的支持将鼓励我继续创作!
打赏金额:
¥1易百纳技术社区
¥5易百纳技术社区
¥10易百纳技术社区
¥50易百纳技术社区
¥100易百纳技术社区
支付方式:
微信支付
支付宝支付
易百纳技术社区微信支付
易百纳技术社区
打赏成功!

感谢您的打赏,如若您也想被打赏,可前往 发表专栏 哦~

举报反馈

举报类型

  • 内容涉黄/赌/毒
  • 内容侵权/抄袭
  • 政治相关
  • 涉嫌广告
  • 侮辱谩骂
  • 其他

详细说明

审核成功

发布时间设置
发布时间:
是否关联周任务-专栏模块

审核失败

失败原因
备注
拼手气红包 红包规则
祝福语
恭喜发财,大吉大利!
红包金额
红包最小金额不能低于5元
红包数量
红包数量范围10~50个
余额支付
当前余额:
可前往问答、专栏板块获取收益 去获取
取 消 确 定

小包子的红包

恭喜发财,大吉大利

已领取20/40,共1.6元 红包规则

    易百纳技术社区