Xilinx 携手三星推出业界首款灵活应变的计算存储驱动器
完全可定制和可扩展的 SmartSSD CSD 计算存储器平台,通过让计算更贴近存储提升数据处理速度与效率。
2020 年 11 月 11 日,中国北京 —— 赛灵思公司〔Xilinx, Inc.,(NASDAQ: XLNX)〕与三星电子有限公司今日宣布推出三星 SmartSSD® 计算存储驱动器(CSD)。基于赛灵思 FPGA 的 SmartSSD CSD 是业界首款灵活应变的计算存储平台,能够提供数据密集型应用所需的性能、定制能力和可扩展能力。
图:基于赛灵思 FPGA 的三星 SmartSSD 计算存储驱动器(CSD)
赛灵思将在 11 月 10 日至 12 日举办的闪存峰会虚拟大会和博览会上展出 SmartSSD CSD 及合作伙伴解决方案。
SmartSSD CSD 是一款灵活的可编程存储器平台,开发者可以用其打造各种独特的可扩展加速器,以解决数据中心面临的一系列问题。它可以助力新一代软件开发者以熟悉的高级语言轻松构建创新的硬件加速解决方案。对于数据库管理、视频处理、人工智能层、复杂搜索和虚拟化等应用,SmartSSD CSD 能够将其数据处理性能提升 10 倍或更高。
赛灵思数据中心事业部市场营销副总裁 Pej Roshan 表示:
数据处理是发挥价值的关键。SmartSSD CSD 使广泛的新手开发者得以充分施展计算存储的优势,快速推出令人惊叹的应用,以解决数据中心面临的众多棘手挑战。从透明压缩到下一代 AI 推断加速,SmartSSD CSD 的功能十分强大,没有其做不到,只有开发者想不到。
三星半导体公司内存销售与市场营销高级副总裁 Jim Elliott 表示:
业界正日渐意识到 SmartSSD CSD 在提升数据中心乃至更多应用性能方面的超强能力,而且随着赛灵思最新应用开发工具的问世,我们预计大量加速应用将呈爆发式增长。
SmartSSD CSD 集成了赛灵思 FPGA 加速器,使得高速计算更贴近数据所在位置,从而绕过了服务器 CPU 的限制。减少数据迁移可以降低时延和功耗,进而加快数据处理速度及效率。SmartSSD CSD 使企业得以满足用户更快访问数据的需求,而无需被迫购买更多服务器以导致资本支出(CAPEX)和运营成本(OPEX)上升。另外,主机 CPU 资源得到释放,可以更高效地处理其他更高级的任务。
赛灵思灵活应变的平台
SmartSSD CSD 平台旨在通过运用 Vitis 统一软件平台和加速库轻松创建定制应用。借助预构建的定制应用,开发者和企业应用厂商均能加速上市进程。Vitis 平台中的运行时、库、API 和驱动程序,都能使用常见的高级语言(如 C、C++ 和 OpenCL)构建到系统中。
此外,赛灵思还推出了一款基于 dm-crypt 打造的高性能、易于部署的数据加密解决方案。通过使用标准的 Linux 内核模块,SmartSSD CSD 开发者能够运用 Vitis 库来创建交钥匙加速应用,而且这些应用可以轻松地跨多个 SmartSSD CSD 进行扩展。
交钥匙加速应用
赛灵思生态系统合作伙伴已开发出一系列极具吸引力的交钥匙应用,可以为大数据分析、视频转码和存储内搜索等服务提供数据处理加速。
具有代表性的加速解决方案包括:
◀ 大数据/数据分析 —— SmartSSD CSD 具备 Bigstream 超加速层,可以助力客户在用于大数据处理的 Apache Spark™ 统一分析引擎上,将数据解读速度提升高达 10 倍。
◀ 存储内搜索 —— Lewis Rhodes Labs(LRL)借助 SmartSSD CSD 实现了新颖的神经形态处理,可在几分钟内搜索 PB 级数据,于大型数据湖泊中完成“大海捞针”般的数据搜索。与其他解决方案相比,LRL 的确定性处理功能可将查询速度最高提升 100 倍。
◀ 视频文件转码 —— CTAcell 的预构建 SmartSSD CSD 解决方案实现了高性能图像处理,可提高服务器吞吐量、降低时延,同时节省高达 60% 的视频转码成本。
◀ 透明压缩 —— Eideticom 的 NoLoad NVMe CSD 可将存储容量提升高达 10 倍甚至更高,并提升线速压缩性能、改善 CPU 利用率,同时缓解存储器带宽压力。
驱动器规格与供货情况
SmartSSD CSD 是标准的 2.5 英寸(U.2)固态硬盘,功耗低至 25 瓦。它提供了 4TB 物理存储容量,与加速透明压缩相结合后可存储高达 12TB 或更多数据。内部集成的赛灵思 Kintex® UltraScale+™ FPGA 加速器拥有 100 万个系统逻辑单元和近 2,000 个用于硬件加速的数字信号处理(DSP)片。
SmartSSD CSD 于今日起接受预订。根据与三星达成的协议,将于明年 1 月通过赛灵思及其授权经销商批量供货。如需了解更多信息,请访问:china.xilinx.com/smartssd。
来源:Xilinx赛灵思官微
- 分享
- 举报
-
浏览量:2099次2022-01-03 09:00:44
-
浏览量:1253次2019-06-03 18:17:02
-
浏览量:1792次2019-06-03 18:07:07
-
浏览量:2596次2022-01-04 09:00:38
-
浏览量:5495次2020-08-20 14:18:11
-
浏览量:2077次2022-01-05 09:00:22
-
浏览量:668次2023-07-27 11:30:09
-
浏览量:2018次2022-01-15 09:00:26
-
2020-10-28 09:37:31
-
浏览量:1678次2020-01-09 10:20:44
-
浏览量:1811次2019-12-21 09:35:41
-
浏览量:2261次2020-10-15 10:52:46
-
浏览量:4282次2021-09-22 16:39:28
-
浏览量:1731次2022-01-17 09:01:39
-
浏览量:1268次2022-12-14 11:14:33
-
浏览量:1786次2020-04-01 10:17:26
-
2022-01-01 09:00:40
-
浏览量:2410次2022-01-06 09:00:16
-
2022-01-02 09:00:38
- 高速计算新体验:Xilinx Virtex UltraScale+ FPGA 新添独一无二高速新成员
- FPGA逻辑设计回顾(13)RAM以及ROM的IP核定制以及关键参数
- 高速串行总线设计基础(十二)MGT设计中物理仿真与测试测量
- FPGA的设计艺术(14)使用函数和任务提升逻辑的可重用性
- FPGA的设计艺术(28)FPGA中的RTL原理图触发器类型探究
- FPGA逻辑设计回顾(2)那些年学习FPGA较为常见的疑问?
- FPGA的设计艺术(5)STA实战之时钟偏斜对建立保持时间的影响以及时序报告分析
- FPGA逻辑设计回顾(7)多比特信号的CDC处理方式之握手同步
- FPGA逻辑设计回顾(5)多比特信号的CDC处理方式之MUX同步器
- AI 时代引领创新的正确“姿势”
-
广告/SPAM
-
恶意灌水
-
违规内容
-
文不对题
-
重复发帖
易百纳技术社区
感谢您的打赏,如若您也想被打赏,可前往 发表专栏 哦~
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明